Cookies
O website necessita de alguns cookies e outros recursos semelhantes para funcionar. Caso o permita, o INESC TEC irá utilizar cookies para recolher dados sobre as suas visitas, contribuindo, assim, para estatísticas agregadas que permitem melhorar o nosso serviço. Ver mais
Aceitar Rejeitar
  • Menu
Teses
supervisionadas

Teses supervisionadas por João Paiva Cardoso

Plants as Sensors: First Studies and Prototype Models

Autor Maria Marta Nunes Andrade Lobo dos Santos

Grau MSc

Ano 2023

Instituição UP-FEUP

FPGA-based kNN Accelerators via High-Level Synthesis

Autor André Filipe Ferreira da Silva

Grau MSc

Ano 2023

Instituição UP-FEUP

Energy-Computing Efficient Classification Techniques for Mobile-Based HAR Systems

Autor Paulo Jorge Silva Ferreira

Grau MSc

Ano 2023

Instituição UP-FEUP

Source-to-source Programmable Performance Engineering For High-Performance Computing

Autor Pedro Miguel dos Santos Pinto

Grau MSc

Ano 2023

Instituição UP-FEUP

A Holistic Approach for Partitioning and Optimizing Software Applications on FPGAs

Autor Tiago Lascasas dos Santos

Grau MSc

Ano 2023

Instituição UP-FEUP

Code Specialization for Targeting FPGAs via High-Level Synthesis Tools

Autor Vitória Alexa Maciel Correia

Grau MSc

Ano 2023

Instituição UP-FEUP

Automatic Selection of Software Code Regions for Migrating to GPUs

Autor Fábio Daniel Reis Gaspar

Grau MSc

Ano 2022

Instituição UP-FEUP

Strategies for Compiler Phase Ordering Targeting CPUs

Autor João Miguel Araújo Monteiro da Rocha

Grau MSc

Ano 2022

Instituição UP-FEUP

Programming FPGAs Using Task-Graphs and C code

Autor Luís Miguel Jardim Noites

Grau MSc

Ano 2022

Instituição UP-FEUP

Energy-Computing Efficient Classification Techniques for Mobile-Based HAR Systems

Autor Paulo Jorge Silva Ferreira

Grau MSc

Ano 2022

Instituição UP-FEUP

Runtime-aware Compiler Optimizations for High-Performance Embedded Computing

Autor Pedro Miguel dos Santos Pinto

Grau MSc

Ano 2022

Instituição UP-FEUP

Runtime-aware Compiler Optimizations for High-Performance Embedded Computing

Autor Pedro Miguel dos Santos Pinto

Grau MSc

Ano 2021

Instituição UP-FEUP

  • 1
  • 5