Cookies
O website necessita de alguns cookies e outros recursos semelhantes para funcionar. Caso o permita, o INESC TEC irá utilizar cookies para recolher dados sobre as suas visitas, contribuindo, assim, para estatísticas agregadas que permitem melhorar o nosso serviço. Ver mais
Aceitar Rejeitar
  • Menu
Teses
supervisionadas

Teses supervisionadas por João Paiva Cardoso

Developing a Forecasting Analysis Framework to Fast Track Analytical Developments

Autor Verónica Sofia Marcos Fradique

Grau MSc

Ano 2020

Instituição UP-FEUP

Multitarget Compilation Techniques for Generating Efficient OpenCL Code from Matrix-Oriented Computations

Autor Luis Alexandre Cubal dos Reis

Grau PhD

Ano 2020

Instituição UP-FEUP

Runtime-aware Compiler Optimizations for High-Performance Embedded Computing

Autor Pedro Miguel dos Santos Pinto

Grau PhD

Ano 2020

Instituição UP-FEUP

Acceleration of Applications with FPGA-Based Computing Machines: New DSL

Autor Daniel Alexandre Pimenta Lopes Fernandes

Grau MSc

Ano 2019

Instituição UP-FEUP

Programming and mapping strategies for embedded computing runtime adaptability

Autor Tiago Diogo Ribeiro de Carvalho

Grau PhD

Ano 2019

Instituição UP-FEUP

On Making Feasible Smartphone-Based Human Activity Recognition

Autor Francisco Miguel de Lamares Martins Barbosa

Grau MSc

Ano 2019

Instituição UP-FEUP

Scalable and Configurable Event Processing Engine

Autor Edgar de Lemos Passos

Grau MSc

Ano 2019

Instituição UP-FEUP

HealthSuggestions: moving beyond the beta version

Autor Paulo Miguel Pereira dos Santos

Grau MSc

Ano 2019

Instituição UP-FEUP

Jornalista-Robot: produção automática de conteúdos de texto como apoio ao jornalismo desportivo

Autor Vasco Ferreira Ribeiro

Grau MSc

Ano 2019

Instituição UP-FEUP

Energy Efficient Smartphone-based Users Activity Classification

Autor Ricardo Manuel Correia Magalhães

Grau MSc

Ano 2019

Instituição UP-FEUP

techniques to suggest fpga-based hardware/software implementations

Autor Adriano Kaminski Sanches

Grau PhD

Ano 2018

Instituição UP-FEUP

Runtime-aware Compiler Optimizations for High-Performance Embedded Computing

Autor Pedro Miguel dos Santos Pinto

Grau PhD

Ano 2018

Instituição UP-FEUP

  • 2
  • 4