Cookies
O website necessita de alguns cookies e outros recursos semelhantes para funcionar. Caso o permita, o INESC TEC irá utilizar cookies para recolher dados sobre as suas visitas, contribuindo, assim, para estatísticas agregadas que permitem melhorar o nosso serviço. Ver mais
Aceitar Rejeitar
  • Menu
Teses
supervisionadas

Teses supervisionadas por João Paiva Cardoso

RAVEN: a Node.js Static Metadata Extracting Solution for JavaScript Applications

Autor Carlos Maria Antunes Matias

Grau MSc

Ano 2016

Instituição UP-FEUP

Runtime-aware Compiler Optimizations for High-Performance Embedded Computing

Autor Pedro Miguel dos Santos Pinto

Grau MSc

Ano 2016

Instituição UP-FEUP

Efficient target and application specific selection and ordering of compiler passes

Autor Ricardo Jorge Ferreira Nobre

Grau MSc

Ano 2016

Instituição UP-FEUP

Programming and mapping strategies for embedded computing runtime adaptability

Autor Tiago Diogo Ribeiro de Carvalho

Grau MSc

Ano 2016

Instituição UP-FEUP

Exploiting JavaScript Birthmarking Techniques for Code Theft Detection

Autor João Carlos Costa Pinto

Grau MSc

Ano 2016

Instituição UP-FEUP

Efficient target and application specific selection and ordering of compiler passes

Autor Ricardo Jorge Ferreira Nobre

Grau MSc

Ano 2016

Instituição UP-FEUP

Multitarget Compilation Techniques for Generating E_cient OpenCL Code from Matrix-oriented Computations

Autor Luis Alexandre Cubal dos Reis

Grau MSc

Ano 2016

Instituição UP-FEUP

Generation of Custom Run-Time Reconfigurable Hardware for Transparent Binary Acceleration

Autor Nuno Miguel Cardanha Paulino

Grau MSc

Ano 2016

Instituição UP-FEUP

Task-Level Pipelining in Configurable Multicore Architectures

Autor Ali Azarian

Grau MSc

Ano 2016

Instituição UP-FEUP

techniques to suggest fpga-based hardware/software implementations

Autor Adriano Kaminski Sanches

Grau MSc

Ano 2016

Instituição UP-FEUP

Generation of Custom Run-Time Reconfigurable Hardware for Transparent Binary Acceleration

Autor Nuno Miguel Cardanha Paulino

Grau MSc

Ano 2015

Instituição UP-FEUP

techniques to suggest fpga-based hardware/software implementations

Autor Adriano Kaminski Sanches

Grau MSc

Ano 2015

Instituição UP-FEUP

  • 4
  • 5