Cookies
O website necessita de alguns cookies e outros recursos semelhantes para funcionar. Caso o permita, o INESC TEC irá utilizar cookies para recolher dados sobre as suas visitas, contribuindo, assim, para estatísticas agregadas que permitem melhorar o nosso serviço. Ver mais
Aceitar Rejeitar
  • Menu
Teses
supervisionadas

Teses supervisionadas por João Canas Ferreira

FPGA implementation of a baseband processor for FBMC transmission

Autor Miguel Nuno Marques Vaz de Carvalho

Grau MSc

Ano 2017

Instituição UP-FEUP

"Profiling" por hardware em tempo real para sistemas embebidos

Autor Rui Miguel Almeida Alves

Grau MSc

Ano 2017

Instituição UP-FEUP

Evolução da componente algorítmica de cálculo de rotas do Move-Me

Autor André Pedro Deus Pinheiro

Grau MSc

Ano 2017

Instituição UP-FEUP

Implementação em FPGA de um conversor HDMI para transmissão em série de alta velocidade

Autor Ana Marisa Oliveira Barbosa

Grau MSc

Ano 2017

Instituição UP-FEUP

FPGA implementation of OFDM signals for application to radio-over-fiber systems

Autor Davide Alfredo Andrade Cerqueira

Grau MSc

Ano 2016

Instituição UP-FEUP

Operadores especializados para cálculo em vírgula flutuante com FPGAs

Autor Jorge Filipe Morais Neves

Grau MSc

Ano 2016

Instituição UP-FEUP

FPGA implementation of a LSTM Neural Network

Autor José Pedro Castro Fonseca

Grau MSc

Ano 2016

Instituição UP-FEUP

Study on the FPGA implementation of the conversion of uncompressed High-Definition video signals for distribution over IP networks

Autor José Ricardo Silva de Sá

Grau MSc

Ano 2016

Instituição UP-FEUP

Interactive Tool for Specifying Dedicated Hardware Accelerators

Autor João Paulo Paiva Rebocho

Grau MSc

Ano 2016

Instituição UP-FEUP

Reconfigurable FPGA-Based NC-OFDM Processor for Multimode Spectrum Aggregation

Autor Mário Lopes Ferreira

Grau MSc

Ano 2016

Instituição UP-FEUP

Generation of Custom Run-Time Reconfigurable Hardware for Transparent Binary Acceleration

Autor Nuno Miguel Cardanha Paulino

Grau MSc

Ano 2016

Instituição UP-FEUP

power-aware radiation-tolerant asic design for tracking detectors in lhc experiments

Autor Filipe José Pereira Alves de Sousa

Grau MSc

Ano 2016

Instituição UP-FEUP

  • 4
  • 5